-
CPU de 4 bits
Fue el primer microprocesador de venta comercial
Frecuencia de reloj 740 Khz -
Pensado para el Datapoint 2200 de Computer Terminal Corporation
Frecuencia de reloj .5 a .8 Mhz
Zocalo de 18 pin DIP -
Primeros procesadores de 16 bits
Velocidad de 5 a 10 MHz
Zocalo de 40 pines DIP -
Primeros procesadores de 16 Bits
Velocidad de 5 a 10 MHz
Zocalo de 40 pines DIP
El 8086 tiene una cola de instrucciones de 6 bytes -
Primeros procesadores de 16 Bits
Velocidad de 5 a 10 Mhz
Zocalo de 40 pines DIP
El 8088 tiene una cola de instrucciones de 4 bytes -
Primeros procesadores de 16 Bits
Velocidad de 5 a 10 MHz
Zócañp de 40 pines DIP -
CPU de 8 bits
Frecuencia de reloj 2MHz
Zócalo de 40 pines -
El 80286, popularmente conocido como 286, fue el primer procesador de Intel que podria ejecutar todo el software escrito para su predecesor
-
El 80826, popularmente conocido como 286, fue el primer procesador de Intel que podría ejecutar todo el software escrito para su predecesor
-
Velocidad de 12 a 40 MHz
Zocalo de 68 pines PLCC
Arquitectura x86
Procesador de 16 bits
Sistema de memoria segmentada
Añadió sistema de direccionamiento plano de 32 bits -
Velocidad de 12 a 40 MHz
Zocalo de 68 pines PLCC
Arquitectura x86
Procesador de 16 bits
Sistema de memoria segmentada
Añadio sistema de direccionamiento plano de 32 bits -
Velocidad de 16 a 100 MHz
Zocalo de 196 pines
Conjunto de instrucciones optimizado
Unidad de coma flotante
Cache unificado
Interfaz de bus mejorada -
Velocidad de 16 a 100 MHz
Zocalo de 196 pines
Conjunto de instrucciones optimizado
Unidad de coma flotante
Cache unificado
Interfaz de bus mejorada -
Velocidad 60 a 300 MHz
Arquitectura P5
Zocalo 4, 5 y 7
3,100,000 transistores
Cache interno de 8Kb para datos y 8Kb para instrucciones
Instrucciones MMX que permitían velocidad de hasta 233MHz en manejo de contenido multimedia -
Velocidad 60 a 300 MHz
Arquitectura P5
Zocalo 4, 5 y 7
3,100,000 transistores
Cache interno de 8Kb para datos 8Kb para intrucciones
Instrucciones MMX que permitian velocidades de hasta 233 MHz en manejo de contenido multimedia -
Velocidad de 150 a 200 MHz
Socket 8
Nucleo P6 para ejecución fuera de orden, especulativa y tubería adicional de instrucciones
Algoritmo de predicción de saltos mejorado
Excelente para codigo de 32 bits aunque era lento de 16 bits
Cach de 256Kb hasta 512 Kb, posteriormente se introdujo 1Mb -
Velocidad de 150 a 200 MHz
Socket 8
Nucleo P6 para ejecucion fuera de orden, especulativa y tuberia adicional de instrucciones
Algoritmo de prediccion de saltos mejorado
Excelente para codigo de 32 bits aunque lento en cpdigo de 16 bits
Cache de 256 Kb hasta 512Kb posteriormente se introdujo 1Mb -
Velocidad de 233MHz a 450MHz
Slot 1, MMC1, MMC2, Mini Cartridge
Versión modificada de núcleo P6
Mejoró el rendimiento de ejecución de código de 16 bits
Añadió instrucciones MMX
Colocó el caché L2 fuera del procesador
32Kb de cache L1, 16 Kb para datos y 16 Kb para instrucciones -
Velocidad de 233 MHz a 450 MHz
Slot 1, MMC 1, MMC 2, Mini Cartridge
Version modificada del nucleo P6
Mejoro el rendimiento de ejecuccion de codigo de 16 bits
Añadio instrucciones MMX
Coloco el cache L2 fuera del procesador
32Kb de cache L1, 16Kb para datos y 16Kb para instrucciones -
Velocidad de 266 MHz a 3.6GHz
Slot 1, Socket 370, 348, M, LGA775 -
Velocidad de 400 MHz a 1.5GHz
Slot 1, Socket 370
Instrucciones SSE
Versiones Celeron Y Xeon -
Velocidad de 266 MHz a 3.6 Ghz
Slot q, Socket 370, 348, M, KGA775 -
Velocidad de 400 MHz a 1.5 GHz
Slot 1, socket 370
Instrucciones SSE
Versiones Celeron y Xeon -
Velocidad de 1,4GHz a 3.6GHz
Socket 423, 478, LGA775
Arquitectura NetBurst
Mejora en instrucciones SSE
Instrucciones x86-64
Contaba con Celeron y Xeon -
Velocidad de 1.4 GHz a 3.6 GHz
Socket 423, 478, LGA775
Arquitectura NetNurst
Mejorada en instrucciones SSE
Instrucciones x86-64
Contaba con Celeron y Xeon -
Velocidad de 2.66GHz a 3.73GHz
Zócalo LGA775
Microarquitectura NetBurst
La comunicacion entre los dos núcleos se realiza a través del bus del sistema
No comparten una única caché -
Velocidad de 2.66 GHz a 3.73GHz
Zocalo LGA775
Microarquitectura NetBurst
La comunicacion entre los dos nucleos se realiza a travez del bus del sistema
No comparten una unica cache -
Velocidad de 1.06GHz a 2.5GHz
Socket M
Cache de 2Mb
Instrucciones SSE3
Mejores en ejecucion de instrucciones SSE y SSE2
Pipeline de 12 estapas
Acceso a la cache L" por medio de un bus frontal (FSB)
Arquitectura de 32 bits -
Velocidad de 1.3GHz a 3.33GHz
Socket T, H, H2, M, P
Ejecución de aplicaciones múltiples a bajo costo -
Velocidad de 1.06GHz a 2.5GHz
Socket M, 478
Doble núcleo
Ideal para aplicaciones de subprocesos y multitarea
Caché de 2Mb
FSB de 667 o 533 MHz
Arquitectura de 32 bits
Pipeline de 12 estapas
Acceso al caché L2 por medio de FSB -
Velocidad de 1.06 GHz a 2.5 GHz
Socket M
Cache de 2Mb
Instrucciones SSE3
Mejoras en ejecucion de instrucciones SSE y SSE2
Pipeline de 12 etapas
Acceso a la caché L" por medio de un bus frontal (FSB)
Arquitectura de 32 bits -
Velocidad de 1.3 GHz a 3.33GHz
Socket T, H, H2, M, P
Ejecución de aplicaciones múltiples a bajo costo -
velocidad de 1.06 GHz a 2.5GHz
Socket M, 478
Doble nucleo
Ideal para aplicaciones de subprocesos y multitarea
Cache de 2 Mb
FSB de 667 o 533 MHz
Arquitectura de 32 bits
Pipeline de 12 etapas
Acceso al cache de L" por medio de FSB -
Velocidad de 1.06 GHz a 3.33Ghz
Socket T, M, P, Micro-FCBGA
Procesador de 64 bits
Doble nucleo y 2x2 MCM de cuatro nucleos
Instrucciones de x86-64 -
2 nucleos y 4 subprocesos
Velocidad desde 1.2 GHz hasta 3.4 GHz
Cache de 3 y 4 Mb
Tecnologia Hyper-Threading -
Velocidad de 1.07 Ghz a 3.46 GHz
2 y 4 nucleos
Capacidad para 4 subprocesos
Cache de 3 Mb, 4 Mb, 6 Mb y 8 Mb
Tecnologia Hyper-Threading -
Velocidad de 1.06Ghz a 3.6Ghz
2, 4 y 8 nucleos
Capacidad ára 4, 8 y 12 subprocesos
Cache de 4Mb, 8Mb y 12 Mb
Tecnologia Turbo Boost en algunos modelos
Tecnologia Hyper-Threading